আলফা ডেটা ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড
আলফা ডেটা ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড

ভূমিকা

ADM-PCIE-9H3 হল একটি উচ্চ-পারফরম্যান্স পুনঃকনফিগারযোগ্য কম্পিউটিং কার্ড যা ডেটা সেন্টার অ্যাপ্লিকেশনের জন্য তৈরি, এতে উচ্চ ব্যান্ডউইথ মেমরি (HBM) সহ Xilinx Virtex UltraScale+ Plus FPGA রয়েছে।
ভূমিকা

মূল বৈশিষ্ট্য

  • PCIe Gen1/2/3 x1/2/4/8/16 capable
  • প্যাসিভ এবং সক্রিয় তাপ ব্যবস্থাপনা কনফিগারেশন
  • 1/2 দৈর্ঘ্য, কম প্রোfile, x16 প্রান্ত PCIe ফর্ম ফ্যাক্টর
  • 8GB HBM অন-ডাই মেমরি 460GB/s সক্ষম
  • একটি QSFP-DD খাঁচা প্রতি 28টি চ্যানেলে 8 Gbps পর্যন্ত ডেটা রেট দিতে সক্ষম (224 Gbps)
  • একটি 8 লেনের আল্ট্রাপোর্ট স্লিমএসএএস সংযোগকারী OpenCAPI-এর সাথে সঙ্গতিপূর্ণ এবং IO সম্প্রসারণের জন্য উপযুক্ত
  • VU33P বা VU35P Virtex UltraScale+ FPGAs সমর্থন করে
  • সামনের প্যানেল এবং পিছনের প্রান্ত JTAG ইউএসবি পোর্টের মাধ্যমে অ্যাক্সেস
  • FPGA USB/J এর মাধ্যমে কনফিগারযোগ্যTAG এবং SPI কনফিগারেশন ফ্ল্যাশ
  • ভলিউমtagই, বর্তমান, এবং তাপমাত্রা পর্যবেক্ষণ
  • 8 GPIO সংকেত এবং 1 বিচ্ছিন্ন সময় ইনপুট

অর্ডার কোড
ADM-PCIE-9H3
ADM-PCIE-9H3/NF (ঐচ্ছিক ফ্যান ছাড়া)
দেখুন http://www.alpha-data.com/pdfs/adm-pcie-9h3.pdf সম্পূর্ণ অর্ডার অপশনের জন্য।

বোর্ড তথ্য

ভৌত স্পেসিফিকেশন
ADM-PCIE-9H3 PCI Express CEM সংশোধন 3.0 মেনে চলে।
সারণী 1 : যান্ত্রিক মাত্রা (ইঙ্ক. ফ্রন্ট প্যানেল)

বর্ণনা পরিমাপ
মোট Dy 80.1 মিমি
মোট ডিএক্স 181.5 মিমি
মোট ডিজেড 19.7 মিমি
ওজন 350 গ্রাম

ভৌত স্পেসিফিকেশন

চ্যাসি প্রয়োজনীয়তা

পিসিআই এক্সপ্রেস
ADM-PCIE-9H3 পিসিআই এক্সপ্রেসের জন্য Xilinx ইন্টিগ্রেটেড ব্লক ব্যবহার করে 1/2/3/1/2 লেন সহ PCIe Gen 4/8/16 সক্ষম।

যান্ত্রিক প্রয়োজনীয়তা
যান্ত্রিক সামঞ্জস্যের জন্য একটি 16-লেনের শারীরিক PCIe স্লট প্রয়োজন৷

পাওয়ার প্রয়োজনীয়তা
ADM-PCIE-9H3 PCIe এজ থেকে সমস্ত শক্তি আঁকে। PCIe স্পেসিফিকেশন অনুযায়ী, এটি কার্ডের পাওয়ার খরচ সর্বোচ্চ 75W-এ সীমাবদ্ধ করে।
বিদ্যুৎ খরচ অনুমানের জন্য Xilinx XPE স্প্রেডশীট এবং আলফা ডেটা থেকে উপলব্ধ একটি পাওয়ার অনুমানকারী টুল ব্যবহার করা প্রয়োজন। এই টুলটি পেতে অনুগ্রহ করে support@alpha-data.com এর সাথে যোগাযোগ করুন।
XPE ব্যবহার করে গণনা করা রেলগুলিতে উপলব্ধ শক্তি নিম্নরূপ:

সারণি 2 : রেলের মাধ্যমে পাওয়ার পাওয়া যায়

ভলিউমtage উৎসের নাম বর্তমান ক্ষমতা
0.72-0.90 VCC_INT + VCCINT_IO + VCC_BRAM 42A
0.9 এমজিটিএভিসিসি 5A
1.2 এমজিটিএভিটিটি 9A
1.2 ভিসিসি_এইচবিএম * ভিসিসি_আইও_এইচবিএম 14A
1.8 ভিসিসিএএক্স + ভিসিসিএএক্স_আইও + ভিসিসিও_১.৮ভি 1.5A
1.8 এমজিটিভিসিসিএএক্স 0.5A
2.5 VCCAUX_HBM সম্পর্কে 2.2A
3.3 অপটিক্সের জন্য 3.3V 3.6A

তাপ কর্মক্ষমতা
যদি FPGA মূল তাপমাত্রা 105 ডিগ্রী সেলসিয়াস অতিক্রম করে, তাহলে কার্ডটিকে অতিরিক্ত গরম হওয়া থেকে রক্ষা করার জন্য FPGA ডিজাইন পরিষ্কার করা হবে।
ADM-PCIE-9H3 FPGA-এর তাপমাত্রা কমাতে একটি হিট সিঙ্কের সাথে আসে, যা সাধারণত কার্ডের সবচেয়ে উষ্ণ পয়েন্ট। FPGA ডাই তাপমাত্রা 100 ডিগ্রি সেলসিয়াসের নিচে থাকতে হবে। FPGA ডাই টেম্পারেচার হিসেব করতে, আপনার অ্যাপ্লিকেশান পাওয়ার নিন, নীচের টেবিল থেকে Theta JA দ্বারা গুন করুন এবং আপনার সিস্টেমের অভ্যন্তরীণ পরিবেষ্টিত তাপমাত্রা যোগ করুন। নীচের গ্রাফটি দুটি লাইন দেখায়, একটি কাফন ইনস্টল সহ একটি নালীতে পরীক্ষা করা হয়েছিল এবং অন্যটি কাফন ছাড়াই পরীক্ষা করা হয়েছিল। কর্মক্ষমতা সাধারণত কাফন ছাড়াই ভাল, তবে তারা উন্নত হ্যান্ডলিং প্রদান করে এবং কমপ্যাক্ট সার্ভারে বায়ু পুনঃসঞ্চালন হ্রাস করে। একটি 1/16″ হেক্স ড্রাইভার ব্যবহার করে কাফনটি সরানো যেতে পারে। আপনি যদি বোর্ডের সাথে দেওয়া ফ্যানটি ব্যবহার করেন, তাহলে আপনি দেখতে পাবেন যে কাফন ইনস্টল করা বা ছাড়া স্থির বাতাসে বোর্ডের জন্য থিটা JA প্রায় 1.43 degC/W।
Xilinx পাওয়ার এস্টিমেটর (XPE) এর সাথে ডাউনলোডযোগ্য আলফা ডেটা পাওয়ার এস্টিমেটর ব্যবহার করে পাওয়ার অপচয় অনুমান করা যেতে পারে http://www.xilinx.com/products/technology/power/xpe.html. ডাউনলোড করুন
আল্ট্রাস্কেল টুল এবং ডিভাইসটিকে Virtex UltraScale+, VU33P, FSVH2104, -2, -2L, বা -3, প্রসারিত এ সেট করুন। আপনার সিস্টেম অ্যাম্বিয়েন্টে পরিবেষ্টিত তাপমাত্রা সেট করুন এবং কার্যকর থিটা JA-এর জন্য 'ব্যবহারকারী ওভাররাইড' নির্বাচন করুন এবং ফাঁকা ক্ষেত্রে আপনার সিস্টেম LFM-এর সাথে যুক্ত চিত্রটি লিখুন। নিম্নলিখিত স্প্রেডশীট ট্যাবে সমস্ত প্রযোজ্য নকশা উপাদান এবং ব্যবহার প্রবেশ করতে এগিয়ে যান। এরপর যোগাযোগ করে আলফা ডেটা থেকে 9H3 পাওয়ার এস্টিমেটর সংগ্রহ করুন
support@alpha-data.com. তারপরে আপনি বোর্ড স্তরের অনুমান পেতে অপটিক্যাল মডিউল পরিসংখ্যান সহ FPGA পাওয়ার ফিগারগুলি প্লাগ ইন করবেন।
তাপ কর্মক্ষমতা

সক্রিয় বনাম প্যাসিভ তাপীয় ব্যবস্থাপনা
ADM-PCIE-9H3 দুর্বল বায়ুপ্রবাহ সহ সিস্টেমে সক্রিয় শীতল করার জন্য একটি ছোট ঐচ্ছিক ব্লোয়ার সহ জাহাজ। ADM-PCIE-9H3 নিয়ন্ত্রিত বায়ুপ্রবাহ সহ একটি সার্ভারে ইনস্টল করা হলে, এই অতিরিক্ত অংশ ছাড়াই কার্ড গ্রহণ করতে অর্ডার বিকল্প /NF ব্যবহার করা যেতে পারে। অনুরাগীদের ব্যর্থতার (MTBF) মধ্যবর্তী সময় বাকি সমাবেশের তুলনায় অনেক কম থাকে, তাই রক্ষণাবেক্ষণের প্রয়োজনের আগে প্যাসিভ কার্ডগুলির আয়ু অনেক বেশি থাকে। ADM-PCIE-9H3-এ একটি ফ্যান স্পিড কন্ট্রোলারও রয়েছে, যা ডাই টেম্পারেচারের উপর ভিত্তি করে পরিবর্তনশীল ফ্যানের গতিকে অনুমতি দেয় এবং
একটি ব্যর্থ ফ্যান সনাক্তকরণ (বিভাগ ফ্যান কন্ট্রোলার দেখুন)।
সক্রিয় বনাম প্যাসিভ তাপীয় ব্যবস্থাপনা

কাস্টমাইজেশন
আলফা ডেটা বিদ্যমান বাণিজ্যিক অফ-দ্য-শেল্ফ (COTS) পণ্যগুলিতে ব্যাপক কাস্টমাইজেশন বিকল্প সরবরাহ করে।
কিছু বিকল্প অন্তর্ভুক্ত, কিন্তু সীমাবদ্ধ নয়: সংলগ্ন স্লটে অতিরিক্ত নেটওয়ার্কিং খাঁচা বা সম্পূর্ণ প্রোfile, বর্ধিত তাপ সিঙ্ক, baffles, এবং সার্কিট সংযোজন.
যোগাযোগ করুন sales@alpha-data.com একটি উদ্ধৃতি পেতে এবং আজ আপনার প্রকল্প শুরু করুন.
কাস্টমাইজেশন

কার্যকরী বর্ণনা

ওভারview
ADM-PCIE-9H3 হল একটি Virtex UltraScale+ VU33P/VU35P FPGA, একটি Gen3x16 PCIe ইন্টারফেস, 8GB HBM মেমরি, একটি QSFP-DD খাঁচা, একটি OpenCAPI সামঞ্জস্যপূর্ণ আল্ট্রাপোর্ট 28/Slimschannel এর সাথে সংযোগযোগ্য একটি বহুমুখী পুনর্বিন্যাসযোগ্য কম্পিউটিং প্ল্যাটফর্ম। একটি টাইমিং সিঙ্ক্রোনাইজেশন পালসের জন্য একটি বিচ্ছিন্ন ইনপুট, সাধারণ উদ্দেশ্যে ব্যবহারের জন্য একটি 12 পিন হেডার (ক্লকিং, কন্ট্রোল পিন, ডিবাগ, ইত্যাদি), ফ্রন্ট প্যানেল এলইডি, এবং একটি শক্তিশালী সিস্টেম মনিটর।
ওভারview

সুইচ
ADM-PCIE-9H3 এর একটি অক্টাল ডিআইপি সুইচ SW1 রয়েছে, যা বোর্ডের পিছনের দিকে অবস্থিত। SW1-এ প্রতিটি সুইচের ফাংশন নীচে বিশদভাবে দেওয়া আছে:
সুইচ
সারণি 3 : ফাংশন পরিবর্তন করুন

সুইচ ফ্যাক্টরি ডিফল্ট ফাংশন অফ স্টেট রাজ্যের উপর
SW1-1 বন্ধ ব্যবহারকারী সুইচ 0 পিন AW33 = '1' পিন BF52 = '0'
SW1-2 বন্ধ ব্যবহারকারী সুইচ 1 পিন AY36 = '1' পিন BF47 = '0'
SW1-3 বন্ধ সংরক্ষিত সংরক্ষিত সংরক্ষিত
SW1-4 বন্ধ পাওয়ার অফ বোর্ড শক্তি আপ হবে সাথে সাথে পাওয়ার ডাউন
SW1-5 বন্ধ পরিষেবা মোড নিয়মিত অপারেশন ফার্মওয়্যার আপডেট পরিষেবা মোড
SW1-6 ON HOST_I2 C_EN PCIe I2C এর উপর Sysmon সিসমন বিচ্ছিন্ন
SW1-7 ON CAPI_VP D_EN OpenCAPI VPD উপলব্ধ OpenCAPI VPD বিচ্ছিন্ন
SW1-8 ON CAPI_VP D_WP CAPI VPD লেখা সুরক্ষিত CAPI VPD লেখার যোগ্য

ব্যবহারকারীর সুইচ পিনগুলিকে সীমাবদ্ধ করার সময় IO স্ট্যান্ডার্ড "LVCMOS18" ব্যবহার করুন৷

এলইডি
ADM-PCIE-7H9 তে 3টি এলইডি রয়েছে, যার মধ্যে 4টি সাধারণ উদ্দেশ্য এবং যার অর্থ ব্যবহারকারী দ্বারা সংজ্ঞায়িত করা যেতে পারে৷ অন্য 3টির নির্দিষ্ট ফাংশন নীচে বর্ণিত আছে:
এলইডি

টেবিল 4 : LED বিবরণ

Comp. রেফ. ফাংশন রাজ্যের উপর অফ স্টেট
D1 LED_G1 সম্পর্কে ব্যবহারকারী সংজ্ঞায়িত '0' ব্যবহারকারী সংজ্ঞায়িত '1'
D3 LED_A1 ব্যবহারকারী সংজ্ঞায়িত '0' ব্যবহারকারী সংজ্ঞায়িত '1'
D4 সম্পন্ন FPGA কনফিগার করা হয়েছে FPGA কনফিগার করা নেই
D5 স্থিতি 1 দেখুন স্থিতি LED সংজ্ঞা
D6 স্থিতি 0 দেখুন স্থিতি LED সংজ্ঞা
D7 LED_A0 ব্যবহারকারী সংজ্ঞায়িত '0' ব্যবহারকারী সংজ্ঞায়িত '1'
D9 LED_G0 সম্পর্কে ব্যবহারকারী সংজ্ঞায়িত '0' ব্যবহারকারী সংজ্ঞায়িত '1'

ব্যবহারকারী নিয়ন্ত্রিত LED নেট এবং পিনের সম্পূর্ণ তালিকার জন্য বিভাগ সম্পূর্ণ পিনআউট টেবিল দেখুন

ক্লকিং
ADM-PCIE-9H3 অনেক মাল্টি-গিগাবিট ট্রান্সসিভার কোয়াড এবং FPGA ফ্যাব্রিকের জন্য নমনীয় রেফারেন্স ঘড়ি সমাধান প্রদান করে। Si5338 ক্লক সিন্থেসাইজারের যেকোন ঘড়ি ফ্রন্ট প্যানেল ইউএসবি ইউএসবি ইন্টারফেস বা আলফা ডেটা সিসমন এফপিজিএ সিরিয়াল পোর্ট থেকে পুনরায় কনফিগার করা যায়। এটি ব্যবহারকারীকে অ্যাপ্লিকেশন চালানোর সময় প্রায় যেকোনো নির্বিচারে ঘড়ি ফ্রিকোয়েন্সি কনফিগার করতে দেয়। সর্বাধিক ঘড়ি ফ্রিকোয়েন্সি 312.5MHz।
এছাড়াও একটি উপলব্ধ Si5328 জিটার অ্যাটেনুয়েটর রয়েছে। এটি অনেক ঘড়ি ফ্রিকোয়েন্সিতে QSFP-DD এবং OpenCAPI (SlimSAS) কোয়াড অবস্থানগুলিতে পরিষ্কার এবং সিঙ্ক্রোনাস ঘড়ি সরবরাহ করতে পারে। এই ডিভাইসগুলি শুধুমাত্র উদ্বায়ী মেমরি ব্যবহার করে, তাই FPGA ডিজাইনের জন্য যেকোনো পাওয়ার সাইকেল ইভেন্টের পরে রেজিস্টার ম্যাপটিকে পুনরায় কনফিগার করতে হবে।
নীচের বিভাগে সমস্ত ঘড়ির নাম সম্পূর্ণ পিনআউট টেবিলে পাওয়া যাবে।
ক্লকিং

Si5328
যদি জিটার অ্যাটেন্যুয়েশন প্রয়োজন হয় তবে অনুগ্রহ করে Si5328-এর জন্য রেফারেন্স ডকুমেন্টেশন দেখুন।
https://www.silabs.com/Support%20Documents/TechnicalDocs/Si5328.pdf
সার্কিট সংযোগ মিরর Xilinx VCU110 এবং VCU108, অনুগ্রহ করে রেফারেন্সের জন্য Xilinx দেব বোর্ড দেখুন
Si5328

PCIe রেফারেন্স ঘড়ি
PCIe কার্ডের প্রান্তের সাথে সংযুক্ত 16 MGT লেনগুলি MGT টাইলস 224 থেকে 227 ব্যবহার করে এবং সিস্টেম 100 MHz ঘড়ি (নেট নাম PCIE_REFCLK) ব্যবহার করে।
বিকল্পভাবে, একটি পরিষ্কার, অনবোর্ড 100MHz ঘড়িও পাওয়া যায় (নেট নাম PCIE_LCL_REFCLK)।

ফ্যাব্রিক ঘড়ি
ডিজাইনটি একটি ফ্যাব্রিক ঘড়ি (নেট নাম FABRIC_SRC_CLK) অফার করে যা ডিফল্ট 300 MHz। এই ঘড়িটি FPGA ডিজাইনে IDELAY উপাদানগুলির জন্য ব্যবহার করার উদ্দেশ্যে করা হয়েছে৷ ফ্যাব্রিক ঘড়ি একটি গ্লোবাল ক্লক (GC) পিনের সাথে সংযুক্ত।
LVDS সমাপ্তির জন্য DIFF_TERM_ADV = TERM_100 প্রয়োজন৷

সহায়ক ঘড়ি
নকশাটি একটি সহায়ক ঘড়ি (নেট নাম AUX_CLK) অফার করে যা ডিফল্ট 300 MHz। এই ঘড়িটি যেকোনো কাজে ব্যবহার করা যেতে পারে এবং এটি একটি গ্লোবাল ক্লক (GC) পিনের সাথে সংযুক্ত।
LVDS সমাপ্তির জন্য DIFF_TERM_ADV = TERM_100 প্রয়োজন৷

প্রোগ্রামিং ঘড়ি (EMCCLK)
একটি 100MHz ঘড়ি (নেট নাম EMCCLK_B) FPGA কনফিগারেশনের সময় SPI ফ্ল্যাশ ডিভাইস চালাতে EMCCLK পিনে দেওয়া হয়। মনে রাখবেন যে এটি একটি বিশ্বব্যাপী ঘড়ি সক্ষম IO পিন নয়।

QSFP-DD
QSFP-DD খাঁচাটি MGT টাইলস 126 এবং 127-এ অবস্থিত এবং একটি 161.1328125MHz ডিফল্ট রেফারেন্স ঘড়ি ব্যবহার করে।
মনে রাখবেন যে এই ঘড়ির ফ্রিকোয়েন্সিটি সিস্টেম মনিটরের মাধ্যমে Si312 রিপ্রোগ্রামেবল ক্লক অসিলেটরকে পুনরায় প্রোগ্রাম করে 5338MHz পর্যন্ত যেকোন নির্বিচারে ঘড়ির ফ্রিকোয়েন্সিতে পরিবর্তন করা যেতে পারে। এটি আলফা ডেটা API ব্যবহার করে বা উপযুক্ত আলফা ডেটা সফ্টওয়্যার সরঞ্জামগুলির সাথে USB-এর মাধ্যমে করা যেতে পারে।
পিন অবস্থানের জন্য নেট নাম QSFP_CLK* দেখুন।
QSFP-DD খাঁচাটি এমনভাবে অবস্থিত যাতে এটি Si5328 জিটার অ্যাটেনুয়েটর ক্লক মাল্টিপ্লায়ার থেকে ক্লক করা যায়।
পিন অবস্থানের জন্য নিট নাম SI5328_OUT_1* দেখুন৷

আল্ট্রাপোর্ট স্লিমএসএএস (ওপেনসিএপিআই)
Ultraport SlimSAS সংযোগকারী MGT টাইল 124 এবং 125 এ অবস্থিত।
OpenCAPI-এর জন্য তারের উপরে একটি বাহ্যিক 156.25MHz ঘড়ি দেওয়া হয়েছে। তারের ঘড়ির পিন অবস্থানের জন্য নেট নাম CAPI_CLK_0* দেখুন৷
এই ইন্টারফেসের জন্য আরেকটি বিকল্প ঘড়ির উৎস হল Si5338 ক্লক সিন্থেসাইজার যা 161.1328125MHz এ ডিফল্ট করা হয়েছে। পিন অবস্থানের জন্য নেট নাম CAPI_CLK_1* দেখুন। মনে রাখবেন যে এই ঘড়ির ফ্রিকোয়েন্সিটি সিস্টেম মনিটরের মাধ্যমে Si312 রিপ্রোগ্রামেবল ক্লক অসিলেটরকে পুনরায় প্রোগ্রাম করে 5338MHz পর্যন্ত যেকোন নির্বিচারে ঘড়ির ফ্রিকোয়েন্সিতে পরিবর্তন করা যেতে পারে। এটি আলফা ডেটা API ব্যবহার করে বা উপযুক্ত আলফা ডেটা সফ্টওয়্যার সরঞ্জামগুলির সাথে USB-এর মাধ্যমে করা যেতে পারে।
জিটার সংবেদনশীল অ্যাপ্লিকেশনের জন্য, এই ইন্টারফেসটি Si5328 জিটার অ্যাটেনুয়েটর থেকে ক্লক করা যেতে পারে। পিন অবস্থানের জন্য নিট নাম SI5328_OUT_0* দেখুন৷

পিসিআই এক্সপ্রেস

ADM-PCIE-9H3 1/2/3/1/2 লেন সহ PCIe Gen 4/8/16 সক্ষম। FPGA Xilinx থেকে ইন্টিগ্রেটেড PCI এক্সপ্রেস ব্লক ব্যবহার করে সরাসরি এই লেনগুলি চালায়। PCIe লিঙ্কের গতি এবং ব্যবহৃত লেনের সংখ্যার আলোচনা সাধারণত স্বয়ংক্রিয় হয় এবং ব্যবহারকারীর হস্তক্ষেপের প্রয়োজন হয় না।
PCI এক্সপ্রেস রিসেট (PERST#) দুটি স্থানে FPGA এর সাথে সংযুক্ত। সম্পূর্ণ পিনআউট টেবিল সংকেত PERST0_1V8_L এবং PERST1_1V8_L দেখুন।
উচ্চ গতির লেনগুলির জন্য অন্যান্য পিন অ্যাসাইনমেন্টগুলি সম্পূর্ণ পিনআউট টেবিলের সাথে সংযুক্ত পিনআউটে সরবরাহ করা হয়েছে
PCI এক্সপ্রেস স্পেসিফিকেশনের জন্য প্রয়োজন যে সমস্ত অ্যাড-ইন কার্ড পাওয়ার বৈধ হওয়ার পরে 120ms এর মধ্যে গণনার জন্য প্রস্তুত থাকবে (PERST প্রকাশের পরে পাওয়ার বৈধ হওয়ার পরে 100ms + 20ms)। ADM-PCIE-9H3 এই প্রয়োজনীয়তা পূরণ করে যখন একটি ট্যান্ডেম বিটস্ট্রিম থেকে কনফিগার করা হয় সঠিক SPI সীমাবদ্ধতার সাথে এই বিভাগে বিস্তারিত:
ফ্ল্যাশ মেমরি থেকে কনফিগারেশন। টেন্ডেম কনফিগারেশন সম্পর্কে আরও বিস্তারিত জানার জন্য, Xilinx xapp 1179 দেখুন।

দ্রষ্টব্য:
Xilinx দ্বারা প্রদত্ত PCIe আইপি কোরের মধ্যে বিভিন্ন RX সমতাকরণ স্কিম থেকে বিভিন্ন মাদারবোর্ড/ব্যাকপ্লেন উপকৃত হবে। আলফা ডেটা নিম্নলিখিত সেটিং ব্যবহার করার পরামর্শ দেয় যদি কোনও ব্যবহারকারী তাদের সিস্টেমের সাথে লিঙ্ক ত্রুটি বা প্রশিক্ষণের সমস্যা অনুভব করে: আইপি কোর জেনারেটরের মধ্যে, মোডটিকে "উন্নত" এ পরিবর্তন করুন এবং "জিটি সেটিংস" ট্যাব খুলুন, "ফর্ম ফ্যাক্টর চালিত সন্নিবেশ ক্ষতি" পরিবর্তন করুন অ্যাডজাস্টমেন্ট" "অ্যাড-ইন কার্ড" থেকে "চিপ-টু-চিপ" (আরো বিশদ বিবরণের জন্য Xilinx PG239 দেখুন)।

QSFP-DD
সামনের প্যানেলে একটি QSFP-DD খাঁচা পাওয়া যায়। এই খাঁচা QSFP28 বা QSFP-DD তারের (পিছনে সামঞ্জস্যপূর্ণ) বাসস্থান করতে সক্ষম। উভয় সক্রিয় অপটিক্যাল এবং প্যাসিভ কপার QSFP-DD/QSFP28 সামঞ্জস্যপূর্ণ মডেল সম্পূর্ণরূপে অনুগত। যোগাযোগ ইন্টারফেস প্রতি চ্যানেলে 28Gbps পর্যন্ত চলতে পারে। QSFP-DD খাঁচা জুড়ে 8টি চ্যানেল রয়েছে (মোট সর্বোচ্চ ব্যান্ডউইথ 224Gbps)। এই খাঁচাটি আদর্শভাবে 8x 10G/25G, 2x 100G ইথারনেট, বা Xilinx GTY Transceivers দ্বারা সমর্থিত অন্য কোনো প্রোটোকলের জন্য উপযুক্ত। ট্রান্সসিভারের ক্ষমতা সম্পর্কে আরও বিশদ বিবরণের জন্য অনুগ্রহ করে Xilinx ব্যবহারকারী গাইড UG578 দেখুন।
QSFP-DD খাঁচায় FPGA এর সাথে সংযুক্ত নিয়ন্ত্রণ সংকেত রয়েছে। এই নথির শেষে সম্পূর্ণ পিনআউট টেবিলে সংযোগের বিস্তারিত বিবরণ রয়েছে। পিন অ্যাসাইনমেন্টে ব্যবহৃত স্বরলিপি হল QSFP* নীচের চিত্রে অবস্থানগুলি স্পষ্ট করে।
QSFP1 রেজিস্টার স্পেসের সাথে যোগাযোগ করার জন্য সম্পূর্ণ পিনআউট টেবিলে বিস্তারিত হিসাবে QSFP_SCL_8V1 এবং QSFP_SDA_8V28 পিনগুলি ব্যবহার করুন৷

দ্রষ্টব্য:
খাঁচায় LP_MODE (লো পাওয়ার মোড) মাটির সাথে বাঁধা, পাওয়ার নিয়ম সেট করতে ম্যানেজমেন্ট ইন্টারফেস ব্যবহার করুন।
QSFP-DD

আলফা ডেটার পক্ষে QSFP-DD এবং QSFP9 উপাদানগুলির সাথে ADM-PCIE-3H28-এ প্রি-ফিট করা সম্ভব৷ নীচের টেবিলটি এই বোর্ডের সাথে অর্ডার করার সময় লাগানো ট্রান্সসিভারগুলির অংশ নম্বর দেখায়।
সারণি 5 : QSFP28 অংশ সংখ্যা

অর্ডার কোড বর্ণনা পার্ট নম্বর প্রস্তুতকারক
প্রশ্ন10 40G (4×10) QSFP অপটিক্যাল ট্রান্সসিভার FTL410QE2C স্পেসিফিকেশন ফিনিসার
প্রশ্ন14 56G (4×14) QSFP অপটিক্যাল ট্রান্সসিভার FTL414QB2C এর কীওয়ার্ড ফিনিসার
প্রশ্ন25 100G (4×25) QSFP28 অপটিক্যাল ট্রান্সসিভার FTLC9558REPM এর কীওয়ার্ড ফিনিসার

OpenCAPI আল্ট্রাপোর্ট স্লিমএসএএস

বোর্ডের পিছনে একটি আল্ট্রাপোর্ট স্লিমএসএএস রিসেপ্ট্যাকল 200G (8G এ 25টি চ্যানেল) চলমান ওপেনসিএপিআই কমপ্লায়েন্ট ইন্টারফেসের জন্য অনুমতি দেয়। OpenCAPI এবং এর সুবিধাগুলি সম্পর্কে আরও বিস্তারিত জানার জন্য অনুগ্রহ করে support@alpha-data.com বা আপনার IBM প্রতিনিধির সাথে যোগাযোগ করুন।
SlimSAS সংযোগকারী একটি অতিরিক্ত 2x QSFP28 ব্রেকআউট বোর্ড সংযোগ করতে ব্যবহার করা যেতে পারে, যোগাযোগ sales@alpha-data.com আরো বিস্তারিত জানার জন্য. বিকল্পভাবে, একটি চ্যাসিসের মধ্যে একাধিক ADM-PCIE-9H3 কার্ড সংযোগ করতে ক্যাবলিং ক্যাব ব্যবহার করা হবে।
OpenCAPI আল্ট্রাপোর্ট স্লিমএসএএস

সিস্টেম মনিটর
ADM-PCIE-9H3 এর তাপমাত্রা নিরীক্ষণ করার ক্ষমতা আছে, ভলিউমtage, এবং বোর্ডের অপারেশন চেক করার জন্য সিস্টেমের বর্তমান। মনিটরিং একটি Atmel AVR মাইক্রোকন্ট্রোলার ব্যবহার করে প্রয়োগ করা হয়।
যদি মূল FPGA তাপমাত্রা 105 ডিগ্রি সেলসিয়াস অতিক্রম করে, তাহলে কার্ডের ক্ষতি রোধ করতে FPGA সাফ করা হবে।
মাইক্রোকন্ট্রোলারের মধ্যে নিয়ন্ত্রণ অ্যালগরিদম স্বয়ংক্রিয়ভাবে লাইন ভলিউম চেক করুনtages এবং বোর্ডের তাপমাত্রা এবং শেয়ারগুলি আলফা ডেটা রেফারেন্স ডিজাইন প্যাকেজে তৈরি একটি ডেডিকেটেড সিরিয়াল ইন্টারফেসের মাধ্যমে FPGA-এর কাছে তথ্য উপলব্ধ করে (আলাদাভাবে বিক্রি হয়)। সামনের প্যানেলে USB ইন্টারফেসের মাধ্যমে বা PCIe কার্ডের প্রান্তে উপলব্ধ IPMI ইন্টারফেসের মাধ্যমে মাইক্রোকন্ট্রোলার থেকেও তথ্য সরাসরি অ্যাক্সেস করা যেতে পারে।

সারণি 6 : ভলিউমtage, বর্তমান, এবং তাপমাত্রা মনিটর

মনিটর সূচক উদ্দেশ্য/বর্ণনা
ইটিসি ইটিসি অতিবাহিত সময়ের কাউন্টার (সেকেন্ড)
EC EC ইভেন্ট কাউন্টার (পাওয়ার সাইকেল)
12V ADC00 বোর্ড ইনপুট সরবরাহ
১২ভি_আই ADC01 12V ইনপুট বর্তমান amps
3.3V ADC02 বোর্ড ইনপুট সরবরাহ
১২ভি_আই ADC03 3.3V ইনপুট বর্তমান amps
3.3V ADC05 বোর্ড ইনপুট অক্জিলিয়ারী শক্তি
3.3V ADC05 QSFP অপটিক্সের জন্য 3.3V
2.5V ADC06 ঘড়ি এবং DRAM ভলিউমtagই সরবরাহ
1.8V ADC07 FPGA IO ভলিউমtagই (ভিসিসিও)
1.8V ADC08 ট্রান্সসিভার পাওয়ার (AVCC_AUX)
1.2V ADC09 এইচবিএম পাওয়ার
1.2V ADC10 ট্রান্সসিভার পাওয়ার (AVTT)
0.9V ADC11 ট্রান্সসিভার পাওয়ার (AVCC)
0.85-0.90V ADC12 ব্রাম + INT_IO (VccINT_IO)
0.72-0.90V ADC13 FPGA কোর সাপ্লাই (VccINT)
uC_Temp সম্পর্কে টিএমপি 00 FPGA অন-ডাই তাপমাত্রা
বোর্ড0_টেম্প টিএমপি 01 সামনের প্যানেলের কাছে বোর্ডের তাপমাত্রা
বোর্ড1_টেম্প টিএমপি 02 পিছনে উপরের কোণার কাছাকাছি বোর্ড তাপমাত্রা
FPGA_Temp সম্পর্কে টিএমপি 03 FPGA অন-ডাই তাপমাত্রা

সিস্টেম মনিটর স্থিতি LEDs
LEDs D5 (লাল) এবং D6 (সবুজ) কার্ডের স্বাস্থ্যের অবস্থা নির্দেশ করে।

সারণী 7 : স্থিতি LED সংজ্ঞা

এলইডি স্ট্যাটাস
সবুজ চলছে এবং কোনো অ্যালার্ম নেই
সবুজ + লাল স্ট্যান্ডবাই (চালিত বন্ধ)
ফ্ল্যাশিং গ্রিন + ফ্ল্যাশিং রেড (একসাথে) মনোযোগ - সমালোচনামূলক অ্যালার্ম সক্রিয়
ফ্ল্যাশিং গ্রিন + ফ্ল্যাশিং রেড (বিকল্প) পরিষেবা মোড
ঝলকানি সবুজ + লাল মনোযোগ - অ্যালার্ম সক্রিয়
লাল অনুপস্থিত অ্যাপ্লিকেশন ফার্মওয়্যার বা অবৈধ ফার্মওয়্যার৷
ঝলকানি লাল বোর্ড রক্ষা করার জন্য FPGA কনফিগারেশন সাফ করা হয়েছে

ফ্যান কন্ট্রোলার
সিস্টেম মনিটর দ্বারা নিয়ন্ত্রিত অনবোর্ড ইউএসবি বাসটির একটি MAX6620 ফ্যান কন্ট্রোলারে অ্যাক্সেস রয়েছে। এই ডিভাইসটিকে একাধিক অনবোর্ড সিস্টেম মনিটর কমিউনিকেশন ইন্টারফেসের মাধ্যমে নিয়ন্ত্রণ করা যেতে পারে, যার মধ্যে USB, PCIe Edge SMBUS, এবং FPGA sysmon seral কমিউনিকেশন পোর্ট রয়েছে। ফ্যান কন্ট্রোলার I2C বাস 1 এ 0x2a ঠিকানায় রয়েছে। অতিরিক্ত প্রশ্নের জন্য. যোগাযোগ support@alpha-data.com এই কন্ট্রোলারগুলি ব্যবহার করার বিষয়ে অতিরিক্ত প্রশ্ন সহ।

ইউএসবি ইন্টারফেস
FPGA সামনের প্যানেল বা পিছনের কার্ডের প্রান্তে USB সংযোগ থেকে সরাসরি কনফিগার করা যেতে পারে।
ADM-PCIE-9H3 ডিজিলেন্ট ইউএসবি-জে ব্যবহার করেTAG কনভার্টার বক্স যা Xilinx সফ্টওয়্যার টুল স্যুট দ্বারা সমর্থিত। ADM-PCIE-9H3 USB পোর্ট এবং Vivado ইনস্টল করা একটি হোস্ট কম্পিউটারের মধ্যে কেবল একটি মাইক্রো-USB AB টাইপ তারের সাথে সংযোগ করুন৷ Vivado হার্ডওয়্যার ম্যানেজার স্বয়ংক্রিয়ভাবে FPGA চিনবে এবং আপনাকে FPGA এবং SBPI কনফিগারেশন PROM কনফিগার করার অনুমতি দেবে।
একই USB সংযোগকারী সরাসরি সিস্টেম মনিটর সিস্টেম অ্যাক্সেস করতে ব্যবহার করা হয়। সমস্ত ভলিউমtagএই ইন্টারফেসে আলফা ডেটার avr2util সফ্টওয়্যার ব্যবহার করে es, স্রোত, তাপমাত্রা এবং অ-উদ্বায়ী ঘড়ি কনফিগারেশন সেটিংস অ্যাক্সেস করা যেতে পারে।
উইন্ডোজের জন্য Avr2util এবং সংশ্লিষ্ট USB ড্রাইভার এখানে ডাউনলোডযোগ্য:
https://support.alpha-data.com/pub/firmware/utilities/windows/
লিনাক্সের জন্য Avr2util এখানে ডাউনলোডযোগ্য:
https://support.alpha-data.com/pub/firmware/utilities/linux/
"avr2util.exe /?" ব্যবহার করুন সব অপশন দেখতে।
প্রাক্তন জন্যample "avr2util.exe /usbcom com4 প্রদর্শন-সেন্সর" সমস্ত সেন্সর মান প্রদর্শন করবে।
প্রাক্তন জন্যample “avr2util.exe /usbcom com4 setclknv 1 156250000” QSFP ঘড়িটিকে 156.25MHz এ সেট করবে। setclk সূচক 0 = CAPI_CLK_1, সূচক 1 = QSFP_CLK, সূচক 2 = AUX_CLK, সূচক 3 = FABRIC_CLK।
উইন্ডোজ ডিভাইস ম্যানেজারের অধীনে নির্ধারিত com পোর্ট নম্বরের সাথে মেলে 'com4' পরিবর্তন করুন

কনফিগারেশন
ADM-PCIE-9H3 এ FPGA কনফিগার করার দুটি প্রধান উপায় রয়েছে:

  • ফ্ল্যাশ মেমরি থেকে, পাওয়ার-অনে, বিভাগ 3.8.1-এ বর্ণিত হিসাবে
  • যেকোনো একটি USB পোর্টে সংযুক্ত ইউএসবি কেবল ব্যবহার করে বিভাগ 3.8.2

ফ্ল্যাশ মেমরি থেকে কনফিগারেশন
একটি x256 SPI ডিভাইস (মাইক্রোন অংশ সংখ্যা MT8QU25ABA256E8-12) হিসাবে কনফিগার করা দুটি 0 Mbit QSPI ফ্ল্যাশ মেমরি ডিভাইস থেকে FPGA স্বয়ংক্রিয়ভাবে পাওয়ার-অনে কনফিগার করা যেতে পারে। এই ফ্ল্যাশ ডিভাইসগুলিকে সাধারণত 32 MiByte-এর দুটি অঞ্চলে ভাগ করা হয়, যেখানে প্রতিটি অঞ্চল একটি VU33P FPGA-এর জন্য একটি অসঙ্কোচিত বিটস্ট্রিম ধরে রাখার জন্য যথেষ্ট বড়।
ADM-PCIE-9H3 একটি সাধারণ PCIe এন্ডপয়েন্ট বিটস্ট্রিম সহ একটি বেসিক আলফা ডেটা ADXDMA বিটস্ট্রিম সহ পাঠানো হয়েছে। উত্পাদন পরীক্ষার সময় আলফা ডেটা অন্যান্য কাস্টম বিটস্ট্রিমগুলিতে লোড করতে পারে, অনুগ্রহ করে যোগাযোগ করুন৷ sales@alpha-data.com আরো বিস্তারিত জানার জন্য
এই হার্ডওয়্যারে ফলব্যাক ইমেজ সহ মাল্টিবুট ব্যবহার করা সম্ভব। Xilinx UG570-এ মাস্টার SPI কনফিগারেশন ইন্টারফেস এবং ফলব্যাক মাল্টিবুট সম্পর্কে বিস্তারিত আলোচনা করা হয়েছে। পাওয়ার-অনে, এফপিজিএ প্রোগ্রামিং-এ হেডারের বিষয়বস্তুর উপর ভিত্তি করে সিরিয়াল মাস্টার মোডে স্বয়ংক্রিয়ভাবে কনফিগার করার চেষ্টা করে file. মাল্টিবুক এবং আইসিএপি FPGA-তে লোড করার জন্য দুটি কনফিগারেশন অঞ্চলের মধ্যে নির্বাচন করতে ব্যবহার করা যেতে পারে। বিস্তারিত জানার জন্য Xilinx UG570 মাল্টিবুট দেখুন।
লোড করা ছবিটি ফিল্ড আপডেট কনফিগারেশন পদ্ধতির সাথে ট্যান্ডেম PROM বা টেন্ডেম PCIE সমর্থন করতে পারে।
এই বিকল্পগুলি PCIe রিসেট টাইমিং প্রয়োজনীয়তা পূরণ করতে সাহায্য করার জন্য পাওয়ার-অন লোডের সময় হ্রাস করে। ফিল্ডের সাথে টেন্ডেম একটি হোস্ট সিস্টেমকে PCIe লিঙ্ক না হারিয়ে ব্যবহারকারী FPGA লজিককে পুনরায় কনফিগার করতে সক্ষম করে, এটি একটি দরকারী বৈশিষ্ট্য যখন সিস্টেম রিসেট এবং পাওয়ার চক্র একটি বিকল্প নয়।
আলফা ডেটা সিস্টেম মনিটর ফ্ল্যাশ মেমরি পুনরায় কনফিগার করতে এবং FPGA পুনরায় প্রোগ্রাম করতে সক্ষম।
এটি PCIe বাস থেকে নেমে গেলেও FPGA-কে পুনঃপ্রোগ্রাম করার জন্য একটি কার্যকর ব্যর্থ সেফ মেকানিজম প্রদান করে। সিস্টেম মনিটরটি সামনের প্যানেল এবং পিছনের প্রান্তে USB এর মাধ্যমে বা PCIe প্রান্তে SMBUS সংযোগের মাধ্যমে অ্যাক্সেস করা যেতে পারে।

বিল্ডিং এবং প্রোগ্রামিং কনফিগারেশন ইমেজ

একটু জেনারেট করুনfile এই সীমাবদ্ধতার সাথে (xapp1233 দেখুন):

  • set_property BITSTREAM.GENERAL.COMPRESS TRUE [ বর্তমান_ডিজাইন ]
  • সেট_প্রপার্টি BITSTREAM.CONFIG.EXTMASTERCCLK_EN {DIV-1} [বর্তমান_নকশা]
  • set_property BITSTREAM.CONFIG.SPI_32BIT_ADDR হ্যাঁ [বর্তমান_ডিজাইন]
  • set_property BITSTREAM.CONFIG.SPI_BUSWIDTH 8 [বর্তমান_ডিজাইন]
  • set_property BITSTREAM.CONFIG.SPI_FALL_EDGE হ্যাঁ [বর্তমান_ডিজাইন]
  • set_property BITSTREAM.CONFIG.UNUSEDPIN {পুলনোন} [বর্তমান_ডিজাইন]
  • সেট_প্রপার্টি CFGBVS GND [ বর্তমান_ডিজাইন ]
  • সেট_সম্পত্তি CONFIG_VOLTAGই 1.8 [ বর্তমান_ডিজাইন ]
  • set_property BITSTREAM.CONFIG.OVERTEMPSHUTDOWN [বর্তমান_ডিজাইন] সক্ষম করুন

একটি MCS তৈরি করুন file এই বৈশিষ্ট্যগুলির সাথে (write_cfgmem):

  • - এমসিএস ফরম্যাট
  • - আকার 64
  • - ইন্টারফেস SPIx8
  • -লোডবিট “0x0000000 পর্যন্তfile/filename.bit>" (0ম অবস্থান)
  • -লোডবিট “0x2000000 পর্যন্তfile/filename.bit>" (1ম অবস্থান, ঐচ্ছিক)

এই সেটিংস সহ vivado হার্ডওয়্যার ম্যানেজারের সাথে প্রোগ্রাম (xapp1233 দেখুন):

  • SPI part: mt25qu256-spi-x1_x2_x4_x8
  • নন-কনফিগার মেম I/O পিনের অবস্থা: পুল-কোনটি নয়
  • চারজনকে টার্গেট করুন files write_cfgmem tcl কমান্ড থেকে তৈরি।

জে এর মাধ্যমে কনফিগারেশনTAG
একটি মাইক্রো-ইউএসবি এবি কেবল সামনের প্যানেল বা পিছনের প্রান্তের ইউএসবি পোর্টের সাথে সংযুক্ত থাকতে পারে। এটি ইন্টিগ্রেটেড ডিজিলেন্ট জে এর মাধ্যমে Xilinx Vivado হার্ডওয়্যার ম্যানেজার ব্যবহার করে FPGA কে পুনরায় কনফিগার করার অনুমতি দেয়TAG রূপান্তরকারী বাক্স। Vivado হার্ডওয়্যার ম্যানেজারে ডিভাইসটি স্বয়ংক্রিয়ভাবে স্বীকৃত হবে।
আরও বিস্তারিত নির্দেশাবলীর জন্য, অনুগ্রহ করে Xilinx UG908-এর "একটি FPGA ডিভাইস প্রোগ্রাম করার জন্য একটি Vivado হার্ডওয়্যার ম্যানেজার ব্যবহার করা" বিভাগটি দেখুন: https://www.xilinx.com/support/documentation/sw_manuals/xilinx2014_1/ug908-vivado-programming-debugging.pdf

GPIO সংযোগকারী
GPIO বিকল্পটিতে মোলেক্সের একটি বহুমুখী কাফনযুক্ত সংযোগকারী রয়েছে যার অংশ নম্বর 87832-1222 রয়েছে যা ব্যবহারকারীদের কাস্টম IO প্রয়োজনীয়তা সহ FPGA সংকেতের সাথে চারটি সরাসরি সংযোগ দেয়।
প্রস্তাবিত মিলন প্লাগ: মোলেক্স 0875681273 বা 0511101260
GPIO সংযোগকারী
GPIO সংযোগকারী

সরাসরি সংযোগ FPGA সংকেত
8 নেট GPIO হেডারে বিভক্ত করা হয়, চার সেট ডিফারেনশিয়াল জোড়া হিসাবে। এই সংকেতগুলি Xilinx UltraScale আর্কিটেকচার দ্বারা সমর্থিত যেকোনো 1.8V সমর্থিত সিগন্যালিং মানগুলির জন্য উপযুক্ত৷ IO বিকল্পের জন্য Xilinx UG571 দেখুন।
LVDS এবং 1.8 CMOS জনপ্রিয় বিকল্প। 0ম GPIO সংকেত সূচক একটি বিশ্বব্যাপী ঘড়ি সংযোগের জন্য উপযুক্ত।
FPGA কে ওভারভোল থেকে রক্ষা করার জন্য একটি কুইকসুইচ (1.8CBTLVD74PW) দ্বারা সরাসরি সংযোগ GPIO সংকেতগুলি 3245V এ সীমাবদ্ধ।tagই IO পিনে। এই কুইকসুইচটি সিগন্যালকে মাত্র 4 ওহম সিরিজ প্রতিবন্ধকতা এবং 1ns এর কম প্রচার বিলম্বের সাথে উভয় দিকে যেতে দেয়। কুইকসুইচের পরে নেটগুলি সরাসরি FPGA এর সাথে সংযুক্ত থাকে।
পোলারিটি এবং গ্রুপিং দেখানোর জন্য ডাইরেক্ট কানেক্ট সিগন্যালের নামগুলিকে GPIO_0_1V8_P/N এবং GPIO_1_1V8_P/N, ইত্যাদি লেবেল করা হয়। সিগন্যাল পিন বরাদ্দ সম্পূর্ণ পিনআউট টেবিলে পাওয়া যাবে

টাইমিং ইনপুট
J1.1 এবং J1.2 একটি বিচ্ছিন্ন সময় ইনপুট সংকেত হিসাবে ব্যবহার করা যেতে পারে (25MHz পর্যন্ত)। অ্যাপ্লিকেশনগুলি হয় সরাসরি GPIO সংযোগকারীর সাথে সংযোগ করতে পারে, অথবা আলফা ডেটা সামনের প্যানেলে একটি SMA বা অনুরূপ সংযোগকারীর সাথে একটি কেবলযুক্ত সমাধান প্রদান করতে পারে৷ ফ্রন্ট প্যানেল সংযোগকারী বিকল্পগুলির জন্য sales@alpha-data.com-এ যোগাযোগ করুন।
পিন অবস্থানের জন্য, সম্পূর্ণ পিনআউট টেবিলে সিগন্যালের নাম ISO_CLK দেখুন।
সিগন্যালটি একটি অপটিক্যাল আইসোলেটর অংশ নম্বর TLP2367 এর মাধ্যমে 220 ওহম সিরিজ প্রতিরোধের মাধ্যমে বিচ্ছিন্ন হয়।

ব্যবহারকারী EEPROM
MAC ঠিকানা বা অন্যান্য ব্যবহারকারীর তথ্য সংরক্ষণের জন্য একটি 2Kb I2C ব্যবহারকারী EEPROM প্রদান করা হয়। EEPROM হল পার্ট নম্বর CAT34C02HU4IGT4A
ঠিকানা পিন A2, A1, এবং A0 সব একটি যৌক্তিক '0' স্ট্র্যাপ করা হয়.
রাইট সুরক্ষা (WP), সিরিয়াল ক্লক (SCL), এবং সিরিয়াল ডেটা (SDA) পিন অ্যাসাইনমেন্টগুলি যথাক্রমে SPARE_WP, SPARE_SCL এবং SPARE_SDA নামের সাথে সম্পূর্ণ পিনআউট টেবিলে পাওয়া যাবে।
WP, SDA, এবং SCL সিগন্যালের সকলেরই কার্ডে বাহ্যিক পুল-আপ প্রতিরোধক থাকে।

পরিশিষ্ট A: সম্পূর্ণ পিনআউট টেবিল

সারণি 8 : সম্পূর্ণ পিনআউট টেবিল (পরবর্তী পৃষ্ঠায় অব্যাহত)

পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
BC18 AUX_CLK_PIN_N IO_L11N_T1U_N9_GC_64 1.8 (LVCMOS18)
BB18 AUX_CLK_PIN_P IO_L11P_T1U_N8_GC_64 1.8 (LVCMOS18)
BF33 AVR_B2U_1V8 IO_L2P_T0L_N2_66 1.8 (LVCMOS18)
BF31 AVR_HS_B2U_1V8 IO_L1P_T0L_N0_DBC_66 1.8 (LVCMOS18)
BB33 AVR_HS_CLK_1V8 IO_L12N_T1U_N11_GC_66 1.8 (LVCMOS18)
BF32 AVR_HS_U2B_1V8 IO_L1N_T0L_N1_DBC_66 1.8 (LVCMOS18)
BA33 AVR_MON_CLK_1V8 IO_L12P_T1U_N10_GC_66 1.8 (LVCMOS18)
BF34 AVR_U2B_1V8 IO_L2N_T0L_N3_66 1.8 (LVCMOS18)
AK39 CAPI_CLK_0_PIN_N MGTREFCLK0N_124 MGT REFCLK
AK38 CAPI_CLK_0_PIN_P MGTREFCLK0P_124 MGT REFCLK
AF39 CAPI_CLK_1_PIN_N MGTREFCLK0N_125 MGT REFCLK
AF38 CAPI_CLK_1_PIN_P MGTREFCLK0P_125 MGT REFCLK
BF17 CAPI_I2C_SCL_1V8 IO_L1P_T0L_N0_DBC_64 1.8 (LVCMOS18)
BF16 CAPI_I2C_SDA_1V8 IO_L1N_T0L_N1_DBC_64 1.8 (LVCMOS18)
BF19 CAPI_INT/RESET_1V8 IO_L2P_T0L_N2_64 1.8 (LVCMOS18)
BF43 CAPI_RX0_N MGTYRXN0_124 এমজিটি
BF42 CAPI_RX0_P MGTYRXP0_124 এমজিটি
বিডি২৪ CAPI_RX1_N MGTYRXN1_124 এমজিটি
বিডি২৪ CAPI_RX1_P MGTYRXP1_124 এমজিটি
BB44 CAPI_RX2_N MGTYRXN2_124 এমজিটি
BB43 CAPI_RX2_P MGTYRXP2_124 এমজিটি
AY44 CAPI_RX3_N MGTYRXN3_124 এমজিটি
AY43 CAPI_RX3_P MGTYRXP3_124 এমজিটি
BC46 CAPI_RX4_N MGTYRXN0_125 এমজিটি
BC45 CAPI_RX4_P MGTYRXP0_125 এমজিটি
BA46 CAPI_RX5_N MGTYRXN1_125 এমজিটি
BA45 CAPI_RX5_P MGTYRXP1_125 এমজিটি
AW46 CAPI_RX6_N MGTYRXN2_125 এমজিটি
AW45 CAPI_RX6_P MGTYRXP2_125 এমজিটি
AV44 CAPI_RX7_N MGTYRXN3_125 এমজিটি
AV43 CAPI_RX7_P MGTYRXP3_125 এমজিটি
AT39 CAPI_TX0_N MGTYTXN0_124 এমজিটি
AT38 CAPI_TX0_P MGTYTXP0_124 এমজিটি
পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
AR41 CAPI_TX1_N MGTYTXN1_124 এমজিটি
AR40 CAPI_TX1_P MGTYTXP1_124 এমজিটি
AP39 CAPI_TX2_N MGTYTXN2_124 এমজিটি
AP38 CAPI_TX2_P MGTYTXP2_124 এমজিটি
AN41 CAPI_TX3_N MGTYTXN3_124 এমজিটি
AN40 CAPI_TX3_P MGTYTXP3_124 এমজিটি
AM39 CAPI_TX4_N MGTYTXN0_125 এমজিটি
AM38 CAPI_TX4_P MGTYTXP0_125 এমজিটি
AL41 CAPI_TX5_N MGTYTXN1_125 এমজিটি
AL40 CAPI_TX5_P MGTYTXP1_125 এমজিটি
AJ41 CAPI_TX6_N MGTYTXN2_125 এমজিটি
AJ40 CAPI_TX6_P MGTYTXP2_125 এমজিটি
AG41 CAPI_TX7_N MGTYTXN3_125 এমজিটি
AG40 CAPI_TX7_P MGTYTXP3_125 এমজিটি
AV26 EMCCLK_B IO_L24P_T3U_N10_EMCCLK_65 1.8 (LVCMOS18)
BA31 FABRIC_CLK_PIN_N IO_L13N_T2L_N1_GC_QBC_66 1.8 (DIFF_TERM_ADV সহ LVDS)
AY31 FABRIC_CLK_PIN_P IO_L13P_T2L_N0_GC_QBC_66 1.8 (DIFF_TERM_ADV সহ LVDS)
BA8 FPGA_FLASH_CE0_L RDWR_FCS_B_0 1.8 (LVCMOS18)
AW24 FPGA_FLASH_CE1_L IO_L2N_T0L_N3_FWE_FCS2_B_65 1.8 (LVCMOS18)
AW7 FPGA_FLASH_DQ0 D00_MOSI_0 1.8 (LVCMOS18)
AV7 FPGA_FLASH_DQ1 D01_DIN_0 1.8 (LVCMOS18)
AW8 FPGA_FLASH_DQ2 D02_0 1.8 (LVCMOS18)
AV8 FPGA_FLASH_DQ3 D03_0 1.8 (LVCMOS18)
AV28 FPGA_FLASH_DQ4 IO_L22P_T3U_N6_DBC_AD0P

_D04_65 সম্পর্কে

1.8 (LVCMOS18)
AW28 FPGA_FLASH_DQ5 IO_L22N_T3U_N7_DBC_AD0N

_D05_65 সম্পর্কে

1.8 (LVCMOS18)
BB28 FPGA_FLASH_DQ6 IO_L21P_T3L_N4_AD8P_D06_65 1.8 (LVCMOS18)
BC28 FPGA_FLASH_DQ7 IO_L21N_T3L_N5_AD8N_D07_65 1.8 (LVCMOS18)
BA19 GPIO_0_1V8_N IO_L13N_T2L_N1_GC_QBC_64 1.8 (LVCMOS18 or LVDS)
AY19 GPIO_0_1V8_P IO_L13P_T2L_N0_GC_QBC_64 1.8 (LVCMOS18 or LVDS)
AY20 GPIO_1_1V8_N IO_L15N_T2L_N5_AD11N_64 1.8 (LVCMOS18 or LVDS)
AY21 GPIO_1_1V8_P IO_L15P_T2L_N4_AD11P_64 1.8 (LVCMOS18 or LVDS)
AW20 GPIO_2_1V8_N IO_L16N_T2U_N7_QBC_AD3N_64 1.8 (LVCMOS18 or LVDS)
পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
AV20 GPIO_2_1V8_P IO_L16P_T2U_N6_QBC_AD3P_64 1.8 (LVCMOS18 or LVDS)
AW18 GPIO_3_1V8_N IO_L17N_T2U_N9_AD10N_64 1.8 (LVCMOS18 or LVDS)
AW19 GPIO_3_1V8_P IO_L17P_T2U_N8_AD10P_64 1.8 (LVCMOS18 or LVDS)
BA27 IBM_PERST_1V8_L সম্পর্কে IO_L20P_T3L_N2_AD1P_D08_65 1.8 (LVCMOS18)
BA18 ISO_CLK_1V8 IO_L14P_T2L_N2_GC_64 1.8 (LVCMOS18)
8 খ্রি PCIE_LCL_REFCLK_PIN_N MGTREFCLK0N_226 MGT REFCLK
9 খ্রি PCIE_LCL_REFCLK_PIN_P MGTREFCLK0P_226 MGT REFCLK
AF8 PCIE_REFCLK_1_PIN_N সম্পর্কে MGTREFCLK0N_225 MGT REFCLK
AF9 PCIE_REFCLK_1_PIN_P সম্পর্কে MGTREFCLK0P_225 MGT REFCLK
AB8 PCIE_REFCLK_2_PIN_N সম্পর্কে MGTREFCLK0N_227 MGT REFCLK
AB9 PCIE_REFCLK_2_PIN_P সম্পর্কে MGTREFCLK0P_227 MGT REFCLK
AL1 PCIE_RX0_N MGTYRXN3_227 এমজিটি
AL2 PCIE_RX0_P MGTYRXP3_227 এমজিটি
AM3 PCIE_RX1_N MGTYRXN2_227 এমজিটি
AM4 PCIE_RX1_P MGTYRXP2_227 এমজিটি
BA1 PCIE_RX10_N MGTYRXN1_225 এমজিটি
BA2 PCIE_RX10_P MGTYRXP1_225 এমজিটি
BC1 PCIE_RX11_N MGTYRXN0_225 এমজিটি
BC2 PCIE_RX11_P MGTYRXP0_225 এমজিটি
AY3 PCIE_RX12_N MGTYRXN3_224 এমজিটি
AY4 PCIE_RX12_P MGTYRXP3_224 এমজিটি
BB3 PCIE_RX13_N MGTYRXN2_224 এমজিটি
BB4 PCIE_RX13_P MGTYRXP2_224 এমজিটি
বিডি২৪ PCIE_RX14_N MGTYRXN1_224 এমজিটি
বিডি২৪ PCIE_RX14_P MGTYRXP1_224 এমজিটি
BE5 PCIE_RX15_N MGTYRXN0_224 এমজিটি
BE6 PCIE_RX15_P MGTYRXP0_224 এমজিটি
AK3 PCIE_RX2_N MGTYRXN1_227 এমজিটি
AK4 PCIE_RX2_P MGTYRXP1_227 এমজিটি
AN1 PCIE_RX3_N MGTYRXN0_227 এমজিটি
AN2 PCIE_RX3_P MGTYRXP0_227 এমজিটি
AP3 PCIE_RX4_N MGTYRXN3_226 এমজিটি
AP4 PCIE_RX4_P MGTYRXP3_226 এমজিটি
AR1 PCIE_RX5_N MGTYRXN2_226 এমজিটি
AR2 PCIE_RX5_P MGTYRXP2_226 এমজিটি
পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
AT3 PCIE_RX6_N MGTYRXN1_226 এমজিটি
AT4 PCIE_RX6_P MGTYRXP1_226 এমজিটি
AU1 PCIE_RX7_N MGTYRXN0_226 এমজিটি
AU2 PCIE_RX7_P MGTYRXP0_226 এমজিটি
AV3 PCIE_RX8_N MGTYRXN3_225 এমজিটি
AV4 PCIE_RX8_P MGTYRXP3_225 এমজিটি
AW1 PCIE_RX9_N MGTYRXN2_225 এমজিটি
AW2 PCIE_RX9_P MGTYRXP2_225 এমজিটি
Y4 PCIE_TX0_PIN_N MGTYTXN3_227 এমজিটি
Y5 PCIE_TX0_PIN_P MGTYTXP3_227 এমজিটি
AA6 PCIE_TX1_PIN_N MGTYTXN2_227 এমজিটি
AA7 PCIE_TX1_PIN_P MGTYTXP2_227 এমজিটি
AL6 PCIE_TX10_PIN_N MGTYTXN1_225 এমজিটি
AL7 PCIE_TX10_PIN_P MGTYTXP1_225 এমজিটি
AM8 PCIE_TX11_PIN_N MGTYTXN0_225 এমজিটি
AM9 PCIE_TX11_PIN_P MGTYTXP0_225 এমজিটি
AN6 PCIE_TX12_PIN_N MGTYTXN3_224 এমজিটি
AN7 PCIE_TX12_PIN_P MGTYTXP3_224 এমজিটি
AP8 PCIE_TX13_PIN_N MGTYTXN2_224 এমজিটি
AP9 PCIE_TX13_PIN_P MGTYTXP2_224 এমজিটি
AR6 PCIE_TX14_PIN_N MGTYTXN1_224 এমজিটি
AR7 PCIE_TX14_PIN_P MGTYTXP1_224 এমজিটি
AT8 PCIE_TX15_PIN_N MGTYTXN0_224 এমজিটি
AT9 PCIE_TX15_PIN_P MGTYTXP0_224 এমজিটি
AB4 PCIE_TX2_PIN_N MGTYTXN1_227 এমজিটি
AB5 PCIE_TX2_PIN_P MGTYTXP1_227 এমজিটি
AC6 PCIE_TX3_PIN_N MGTYTXN0_227 এমজিটি
AC7 PCIE_TX3_PIN_P MGTYTXP0_227 এমজিটি
4 খ্রি PCIE_TX4_PIN_N MGTYTXN3_226 এমজিটি
5 খ্রি PCIE_TX4_PIN_P MGTYTXP3_226 এমজিটি
AF4 PCIE_TX5_PIN_N MGTYTXN2_226 এমজিটি
AF5 PCIE_TX5_PIN_P MGTYTXP2_226 এমজিটি
AE6 PCIE_TX6_PIN_N MGTYTXN1_226 এমজিটি
AE7 PCIE_TX6_PIN_P MGTYTXP1_226 এমজিটি
AH4 PCIE_TX7_PIN_N MGTYTXN0_226 এমজিটি
পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
AH5 PCIE_TX7_PIN_P MGTYTXP0_226 এমজিটি
AG6 PCIE_TX8_PIN_N MGTYTXN3_225 এমজিটি
AG7 PCIE_TX8_PIN_P MGTYTXP3_225 এমজিটি
AJ6 PCIE_TX9_PIN_N MGTYTXN2_225 এমজিটি
AJ7 PCIE_TX9_PIN_P MGTYTXP2_225 এমজিটি
AW27 PERST0_1V8_L IO_T3U_N12_PERSTN0_65 1.8 (LVCMOS18)
AY27 PERST1_1V8_L IO_L23N_T3U_N9_PERSTN1_I­ 2C_SDA_65 1.8 (LVCMOS18)
39 খ্রি QSFP_CLK_PIN_N সম্পর্কে MGTREFCLK0N_126 MGT REFCLK
38 খ্রি QSFP_CLK_PIN_P সম্পর্কে MGTREFCLK0P_126 MGT REFCLK
AV16 QSFP_INT_1V8_L সম্পর্কে IO_L24P_T3U_N10_64 1.8 (LVCMOS18)
BA14 QSFP_MODPRS_L সম্পর্কে IO_L22N_T3U_N7_DBC_AD0N_64 1.8 (LVCMOS18)
AV15 QSFP_RST_1V8_L সম্পর্কে IO_L24N_T3U_N11_64 1.8 (LVCMOS18)
AU46 QSFP_RX0_N MGTYRXN0_126 এমজিটি
AU45 QSFP_RX0_P MGTYRXP0_126 এমজিটি
AT44 QSFP_RX1_N MGTYRXN1_126 এমজিটি
AT43 QSFP_RX1_P MGTYRXP1_126 এমজিটি
AR46 QSFP_RX2_N MGTYRXN2_126 এমজিটি
AR45 QSFP_RX2_P MGTYRXP2_126 এমজিটি
AP44 QSFP_RX3_N MGTYRXN3_126 এমজিটি
AP43 QSFP_RX3_P MGTYRXP3_126 এমজিটি
AN46 QSFP_RX4_N MGTYRXN0_127 এমজিটি
AN45 QSFP_RX4_P MGTYRXP0_127 এমজিটি
AK44 QSFP_RX5_N MGTYRXN1_127 এমজিটি
AK43 QSFP_RX5_P MGTYRXP1_127 এমজিটি
AM44 QSFP_RX6_N MGTYRXN2_127 এমজিটি
AM43 QSFP_RX6_P MGTYRXP2_127 এমজিটি
AL46 QSFP_RX7_N MGTYRXN3_127 এমজিটি
AL45 QSFP_RX7_P MGTYRXP3_127 এমজিটি
AW15 QSFP_SCL_1V8 সম্পর্কে IO_L23P_T3U_N8_64 1.8 (LVCMOS18)
AW14 কিউএসএফপি_এসডিএ_১ভি৮ IO_L23N_T3U_N9_64 1.8 (LVCMOS18)
AH43 QSFP_TX0_N MGTYTXN0_126 এমজিটি
AH42 QSFP_TX0_P MGTYTXP0_126 এমজিটি
AE41 QSFP_TX1_N MGTYTXN1_126 এমজিটি
AE40 QSFP_TX1_P MGTYTXP1_126 এমজিটি
AF43 QSFP_TX2_N MGTYTXN2_126 এমজিটি
পিন নম্বর সংকেত নাম পিন নাম ব্যাংক ভলিউমtage
AF42 QSFP_TX2_P MGTYTXP2_126 এমজিটি
43 খ্রি QSFP_TX3_N MGTYTXN3_126 এমজিটি
42 খ্রি QSFP_TX3_P MGTYTXP3_126 এমজিটি
AC41 QSFP_TX4_N MGTYTXN0_127 এমজিটি
AC40 QSFP_TX4_P MGTYTXP0_127 এমজিটি
AB43 QSFP_TX5_N MGTYTXN1_127 এমজিটি
AB42 QSFP_TX5_P MGTYTXP1_127 এমজিটি
AA41 QSFP_TX6_N MGTYTXN2_127 এমজিটি
AA40 QSFP_TX6_P MGTYTXP2_127 এমজিটি
Y43 QSFP_TX7_N MGTYTXN3_127 এমজিটি
Y42 QSFP_TX7_P MGTYTXP3_127 এমজিটি
AV36 SI5328_1V8_SCL IO_L24N_T3U_N11_66 1.8 (LVCMOS18)
AV35 SI5328_1V8_SDA এর কীওয়ার্ড IO_L24P_T3U_N10_66 1.8 (LVCMOS18)
AE37 SI5328_OUT_0_PIN_N এর বিবরণ MGTREFCLK1N_125 MGT REFCLK
AE36 SI5328_OUT_0_PIN_P এর কীওয়ার্ড MGTREFCLK1P_125 MGT REFCLK
AB39 SI5328_OUT_1_PIN_N এর বিবরণ MGTREFCLK0N_127 MGT REFCLK
AB38 SI5328_OUT_1_PIN_P এর কীওয়ার্ড MGTREFCLK0P_127 MGT REFCLK
BB19 SI5328_REFCLK_IN_N এর কীওয়ার্ড IO_L12N_T1U_N11_GC_64 ১.৮ (এলভিডিএস)
BB20 SI5328_REFCLK_IN_P এর কীওয়ার্ড IO_L12P_T1U_N10_GC_64 ১.৮ (এলভিডিএস)
AV33 SI5328_RST_1V8_L এর কীওয়ার্ড IO_L22P_T3U_N6_DBC_AD0P_66 1.8 (LVCMOS18)
BE30 স্পেয়ার_এসসিএল IO_L5N_T0U_N9_AD14N_66 1.8 (LVCMOS18)
BC30 স্পেয়ার_এসডিএ IO_L6P_T0U_N10_AD6P_66 1.8 (LVCMOS18)
বিডি২৪ স্পেয়ার_ডব্লিউপি IO_L6N_T0U_N11_AD6N_66 1.8 (LVCMOS18)
BE31 এসআরভিসি_এমডি_এল_১ভি৮ IO_L3P_T0L_N4_AD15P_66 1.8 (LVCMOS18)
AV32 ব্যবহারকারী_LED_A0_1V8 IO_L18N_T2U_N11_AD2N_66 1.8 (LVCMOS18)
AW32 ব্যবহারকারী_LED_A1_1V8 IO_T2U_N12_66 1.8 (LVCMOS18)
AY30 ব্যবহারকারী_LED_G0_1V8 IO_L17N_T2U_N9_AD10N_66 1.8 (LVCMOS18)
AV31 ব্যবহারকারী_LED_G1_1V8 IO_L18P_T2U_N10_AD2P_66 1.8 (LVCMOS18)
AW33 ইউএসআর_এসডব্লিউ_০ IO_L22N_T3U_N7_DBC_AD0N_66 1.8 (LVCMOS18)
AY36 ইউএসআর_এসডব্লিউ_০ IO_L23P_T3U_N8_66 1.8 (LVCMOS18)

পুনর্বিবেচনার ইতিহাস

তারিখ রিভিশন দ্বারা পরিবর্তিত পরিবর্তনের প্রকৃতি
৯ সেপ্টেম্বর ২০২২ 1.0 কে. রথ প্রাথমিক রিলিজ
 

31 অক্টোবর 2018

 

1.1

 

কে. রথ

আপডেট করা পণ্যের ছবি, CAPI_CLK_1-এর জন্য ডিফল্ট প্রোগ্রামযোগ্য ঘড়ির ফ্রিকোয়েন্সি 161MHz এ পরিবর্তিত হয়েছে
 

14 ডিসেম্বর 2018

 

1.2

 

কে. রথ

আপডেট করা কনফিগারেশন ফ্ল্যাশ পার্ট নম্বর, সঠিকতার জন্য জিপিও বর্ণনার পরিবর্তিত শব্দ, ওজন যোগ করা হয়েছে।
 

24 অক্টোবর 2019

 

1.3

 

কে. রথ

আপডেট করা হয়েছে কনফিগারেশন ঠিকানা মানচিত্র অপসারণ এবং মেমরি অংশ ক্ষমতা সঠিক বিবরণ.
 

 

25 জানুয়ারী 2022

 

 

1.4

 

 

কে. রথ

আপডেট করা হয়েছে তাপীয় কর্মক্ষমতা তাপ দক্ষতার পরিসংখ্যান এবং কাফনের প্রভাব সম্পর্কে মন্তব্য অন্তর্ভুক্ত করতে, বিভাগ থেকে QSFP0 এবং QSFP1 এর উল্লেখগুলি সরিয়ে দেওয়া হয়েছে QSFP-DD এবং আপডেট করা হয়েছে 25Gb ট্রান্সসিভার পার্ট নম্বর।

গ্রাহক সেবা

© 2022 কপিরাইট আলফা ডেটা প্যারালাল সিস্টেমস লিমিটেড।
সর্বস্বত্ব সংরক্ষিত
এই প্রকাশনাটি কপিরাইট আইন দ্বারা সুরক্ষিত, সমস্ত অধিকার সংরক্ষিত। আলফা ডেটা প্যারালাল সিস্টেম লিমিটেডের পূর্বে লিখিত সম্মতি ছাড়া এই প্রকাশনার কোনো অংশ কোনো আকার বা আকারে পুনরুত্পাদন করা যাবে না।
হেড অফিস
ঠিকানা: স্যুট L4A, 160 Dundee Street,
এডিনবার্গ, EH11 1DQ, UK
টেলিফোন: +44 131 558 2600
ফ্যাক্স: +44 131 558 2700
ইমেইল: sales@alpha-data.com
webসাইট: http://www.alpha-data.com
মার্কিন অফিস
ঠিকানা: 10822 West Toller Drive, Suite 250
লিটলটন, CO 80127
টেলিফোন: (303) 954 8768
ফ্যাক্স: (866) 820 9956 – টোল ফ্রি
ইমেইল: sales@alpha-data.com
webসাইট: http://www.alpha-data.com

সমস্ত ট্রেডমার্ক তাদের নিজ নিজ মালিকদের সম্পত্তি.
ঠিকানা: স্যুট L4A, 160 Dundee Street,
এডিনবার্গ, EH11 1DQ, UK
টেলিফোন: +44 131 558 2600
ফ্যাক্স: +44 131 558 2700
ইমেইল: sales@alpha-data.com
webসাইট: http://www.alpha-data.com
ঠিকানা: 10822 West Toller Drive, Suite 250
লিটলটন, CO 80127
টেলিফোন: (303) 954 8768
ফ্যাক্স: (866) 820 9956 – টোল ফ্রি
ইমেইল: sales@alpha-data.com
webসাইট: http://www.alpha-data.com

আলফা ডেটা লোগো

দলিল/সম্পদ

আলফা ডেটা ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড [পিডিএফ] ব্যবহারকারী ম্যানুয়াল
ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড, ADM-PCIE-9H3, হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড, FPGA প্রসেসিং কার্ড, প্রসেসিং কার্ড
আলফা ডেটা ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড [পিডিএফ] ব্যবহারকারী ম্যানুয়াল
ADM-PCIE-9H3 হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড, ADM-PCIE-9H3, হাই পারফরম্যান্স FPGA প্রসেসিং কার্ড, পারফরম্যান্স FPGA প্রসেসিং কার্ড, FPGA প্রসেসিং কার্ড, প্রসেসিং কার্ড

তথ্যসূত্র

একটি মন্তব্য করুন

আপনার ইমেল ঠিকানা প্রকাশ করা হবে না. প্রয়োজনীয় ক্ষেত্রগুলি চিহ্নিত করা হয়েছে *