intel F-Tile Interlaken FPGA IPDesign Exampব্যবহারকারীর নির্দেশিকা
Intel® Quartus® প্রাইম ডিজাইন স্যুটের জন্য আপডেট করা হয়েছে: 21.4
আইপি সংস্করণ: 3.1.0
1. দ্রুত শুরু গাইড
এফ-টাইল ইন্টারলেকেন ইন্টেল® এফপিজিএ আইপি কোর একটি সিমুলেশন টেস্টবেঞ্চ এবং একটি হার্ডওয়্যার ডিজাইন প্রদান করেample যা সংকলন এবং হার্ডওয়্যার পরীক্ষা সমর্থন করে। আপনি ডিজাইন তৈরি করার সময় প্রাক্তনample, পরামিতি সম্পাদক স্বয়ংক্রিয়ভাবে তৈরি করে fileনকশা অনুকরণ, কম্পাইল, এবং পরীক্ষা করার জন্য প্রয়োজনীয়।
টেস্টবেঞ্চ এবং ডিজাইন প্রাক্তনample F-টাইল ডিভাইসের জন্য NRZ এবং PAM4 মোড সমর্থন করে।
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোর ডিজাইন এক্স জেনারেট করেampলেনের সংখ্যা এবং ডেটা রেটগুলির নিম্নলিখিত সমর্থিত সমন্বয়গুলির জন্য les.
সারণী 1. আইপি সমর্থিত লেনের সংখ্যা এবং ডেটা হারের সমন্বয়
নিম্নলিখিত সংমিশ্রণগুলি Intel Quartus® প্রাইম প্রো সংস্করণ সফ্টওয়্যার সংস্করণ 21.4-এ সমর্থিত। সব
অন্যান্য সংমিশ্রণগুলি ইন্টেল কোয়ার্টাস প্রাইম প্রো সংস্করণের ভবিষ্যতের সংস্করণে সমর্থিত হবে।
চিত্র 1. ডিজাইনের জন্য উন্নয়ন পদক্ষেপample
(1) এই ভেরিয়েন্টটি ইন্টারলেকেন লুক-সাইড মোড সমর্থন করে।
(2) একটি 10-লেনের কনফিগারেশন ডিজাইনের জন্য, চ্যানেল স্কুকে ছোট করার জন্য বন্ডেড ট্রান্সসিভার ক্লকিং সক্ষম করার জন্য F-টাইলের জন্য TX PMA এর 12টি লেন প্রয়োজন।
*অন্যান্য নাম এবং ব্র্যান্ড অন্যদের সম্পত্তি হিসাবে দাবি করা যেতে পারে।
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোর ডিজাইন প্রাক্তনample নিম্নলিখিত বৈশিষ্ট্য সমর্থন করে:
- অভ্যন্তরীণ TX থেকে RX সিরিয়াল লুপব্যাক মোড
- স্বয়ংক্রিয়ভাবে নির্দিষ্ট আকারের প্যাকেট তৈরি করে
- মৌলিক প্যাকেট চেকিং ক্ষমতা
- পুনরায় পরীক্ষার উদ্দেশ্যে ডিজাইন রিসেট করতে সিস্টেম কনসোল ব্যবহার করার ক্ষমতা
চিত্র 2. উচ্চ-স্তরের ব্লক ডায়াগ্রাম
সম্পর্কিত তথ্য
- এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি ব্যবহারকারী গাইড
- এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি রিলিজ নোট
1.1। হার্ডওয়্যার এবং সফ্টওয়্যার প্রয়োজনীয়তা
প্রাক্তন পরীক্ষা করতেampলে ডিজাইন, নিম্নলিখিত হার্ডওয়্যার এবং সফ্টওয়্যার ব্যবহার করুন:
- ইন্টেল কোয়ার্টাস প্রাইম প্রো সংস্করণ সফ্টওয়্যার সংস্করণ 21.4
- Intel Quartus Prime Pro Edition সফ্টওয়্যার সহ সিস্টেম কনসোল উপলব্ধ
- একটি সমর্থিত সিমুলেটর:
- সিনোপসিস * ভিসিএস *
— সিনোপসিস ভিসিএস এমএক্স
— সিমেন্স* EDA মডেলসিম* SE বা Questa*
- ক্যাডেন্স * এক্সেলিয়াম * - Intel Agilex™ I-Series Transceiver-SoC ডেভেলপমেন্ট কিট
1.2। ডিজাইন তৈরি করা হচ্ছে
চিত্র 3। পদ্ধতি
ডিজাইন প্রাক্তন তৈরি করতে এই পদক্ষেপগুলি অনুসরণ করুনampলে এবং টেস্টবেঞ্চ:
- Intel Quartus Prime Pro Edition সফটওয়্যারে ক্লিক করুন File ➤ একটি নতুন ইন্টেল কোয়ার্টাস প্রাইম প্রকল্প তৈরি করতে নতুন প্রজেক্ট উইজার্ড, অথবা ক্লিক করুন File ➤ একটি বিদ্যমান ইন্টেল কোয়ার্টাস প্রাইম প্রকল্প খুলতে প্রকল্প খুলুন। উইজার্ড আপনাকে একটি ডিভাইস নির্দিষ্ট করতে অনুরোধ করে।
- ডিভাইস পরিবার Agilex নির্দিষ্ট করুন এবং আপনার ডিজাইনের জন্য F-টাইল সহ ডিভাইস নির্বাচন করুন।
- IP ক্যাটালগে, F-Tile Interlaken Intel FPGA IP সনাক্ত করুন এবং ডাবল-ক্লিক করুন। নতুন আইপি ভেরিয়েন্ট উইন্ডো প্রদর্শিত হবে।
- একটি শীর্ষ-স্তরের নাম উল্লেখ করুন আপনার কাস্টম আইপি বৈচিত্রের জন্য। প্যারামিটার এডিটর আইপি বৈচিত্র সেটিংস সংরক্ষণ করে a file নাম .আইপি
- ওকে ক্লিক করুন। পরামিতি সম্পাদক উপস্থিত হয়।
চিত্র 4. প্রাক্তনampলে ডিজাইন ট্যাব
6. আইপি ট্যাবে, আপনার আইপি কোর বৈচিত্রের জন্য পরামিতিগুলি নির্দিষ্ট করুন৷
7. প্রাক্তনampলে ডিজাইন ট্যাবে, টেস্টবেঞ্চ তৈরি করতে সিমুলেশন বিকল্পটি নির্বাচন করুন। হার্ডওয়্যার ডিজাইন এক্স জেনারেট করতে সিন্থেসিস বিকল্পটি নির্বাচন করুনampলে ডিজাইন এক্স জেনারেট করতে আপনাকে অবশ্যই সিমুলেশন এবং সিন্থেসিস বিকল্পগুলির মধ্যে অন্তত একটি নির্বাচন করতে হবেampলে
8. জেনারেটেড এইচডিএল ফর্ম্যাটের জন্য, ভেরিলগ এবং ভিএইচডিএল উভয় বিকল্প উপলব্ধ।
9. টার্গেট ডেভেলপমেন্ট কিটের জন্য, Agilex I-Series Transceiver-SOC ডেভেলপমেন্ট কিট নির্বাচন করুন।
দ্রষ্টব্য: আপনি যখন ডেভেলপমেন্ট কিট বিকল্পটি নির্বাচন করেন, তখন পিন অ্যাসাইনমেন্টগুলি Intel Agilex I-Series Transceiver-SoC ডেভেলপমেন্ট কিট ডিভাইসের অংশ নম্বর (AGIB027R31B1E2VR0) অনুযায়ী সেট করা হয় এবং আপনার নির্বাচিত ডিভাইস থেকে আলাদা হতে পারে। আপনি যদি ভিন্ন PCB-তে হার্ডওয়্যারের নকশা পরীক্ষা করতে চান, তাহলে নো ডেভেলপমেন্ট কিট বিকল্প নির্বাচন করুন এবং .qsf-এ উপযুক্ত পিন অ্যাসাইনমেন্ট করুন file
10. Generate Ex-এ ক্লিক করুনampলে ডিজাইন। প্রাক্তন নির্বাচন করুনampলে ডিজাইন ডিরেক্টরি উইন্ডো প্রদর্শিত হবে।
11. আপনি ডিজাইন পরিবর্তন করতে চান তাহলে exampডিফল্ট থেকে le ডিরেক্টরি পাথ বা নাম প্রদর্শিত হয় (ilk_f_0_example_design), নতুন পাথ ব্রাউজ করুন এবং নতুন ডিজাইন এক্স টাইপ করুনample ডিরেক্টরির নাম।
12। ঠিক আছে ক্লিক করুন।
দ্রষ্টব্য: এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি ডিজাইনে প্রাক্তনample, একটি SystemPLL স্বয়ংক্রিয়ভাবে তাত্ক্ষণিক হয়, এবং F-Tile Interlaken Intel FPGA IP কোরের সাথে সংযুক্ত হয়। ডিজাইনে SystemPLL হায়ারার্কি পাথ প্রাক্তনample হল:
example_design.test_env_inst.test_dut.dut.pll
ডিজাইনে SystemPLL প্রাক্তনample ট্রান্সসিভার হিসাবে একই 156.26 MHz রেফারেন্স ঘড়ি শেয়ার করে।
1.3. ডিরেক্টরি কাঠামো
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোর নিম্নলিখিতগুলি তৈরি করে fileনকশা জন্য s
exampLe:
চিত্র 5. ডিরেক্টরি কাঠামো
সারণী 2. হার্ডওয়্যার ডিজাইন এক্সample File বর্ণনা
এগুলো files আছেample_installation_dir>/ilk_f_0_example_design ডিরেক্টরি।
টেবিল 3. টেস্টবেঞ্চ File বর্ণনা
এই file ভিতরেample_installation_dir>/ilk_f_0_example_design/example_design/rtl ডিরেক্টরি।
টেবিল 4. টেস্টবেঞ্চ স্ক্রিপ্ট
এগুলো files আছেample_installation_dir>/ilk_f_0_example_design/example_design/testbench ডিরেক্টরি।
1.4। নকশা অনুকরণ করা প্রাক্তনampলে টেস্টবেঞ্চ
চিত্র 6। পদ্ধতি
টেস্টবেঞ্চ অনুকরণ করতে এই পদক্ষেপগুলি অনুসরণ করুন:
- কমান্ড প্রম্পটে, টেস্টবেঞ্চ সিমুলেশন ডিরেক্টরিতে পরিবর্তন করুন। ডিরেক্টরি পাথ হলample_installation_dir>/example_design/testbench.
- আপনার পছন্দের সমর্থিত সিমুলেটরের জন্য সিমুলেশন স্ক্রিপ্ট চালান। স্ক্রিপ্ট কম্পাইল করে এবং সিমুলেটরে টেস্টবেঞ্চ চালায়। আপনার স্ক্রিপ্টটি পরীক্ষা করা উচিত যে সিমুলেশন সম্পূর্ণ হওয়ার পরে এসওপি এবং ইওপি গণনা মেলে।
সারণি 5. সিমুলেশন চালানোর পদক্ষেপ
3. ফলাফল বিশ্লেষণ. একটি সফল সিমুলেশন প্যাকেট পাঠায় এবং গ্রহণ করে এবং "পরীক্ষা পাস" প্রদর্শন করে।
ডিজাইন প্রাক্তন জন্য testbenchample নিম্নলিখিত কাজগুলি সম্পন্ন করে:
- এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোরকে ইনস্ট্যান্টিয়েট করে।
- PHY স্ট্যাটাস প্রিন্ট করে।
- মেটাফ্রেম সিঙ্ক্রোনাইজেশন (SYNC_LOCK) এবং শব্দ (ব্লক) সীমানা পরীক্ষা করে
(WORD_LOCK)। - পৃথক লেনগুলি লক এবং সারিবদ্ধ হওয়ার জন্য অপেক্ষা করে৷
- প্যাকেট প্রেরণ শুরু করে।
- প্যাকেট পরিসংখ্যান পরীক্ষা করে:
— CRC24 ত্রুটি
- এসওপি
- ইওপি
নিম্নলিখিত এসample আউটপুট একটি সফল সিমুলেশন পরীক্ষা চালানোর চিত্র তুলে ধরে:
দ্রষ্টব্য: ইন্টারলেকেন ডিজাইন প্রাক্তনample simulation testbench 100 প্যাকেট পাঠায় এবং 100 প্যাকেট পায়।
নিম্নলিখিত এসample আউটপুট ইন্টারলেকেন লুক-সাইড মোডের জন্য একটি সফল সিমুলেশন পরীক্ষাকে চিত্রিত করে:
1.5। হার্ডওয়্যার ডিজাইন কম্পাইল এবং কনফিগার করাample
- প্রাক্তন নিশ্চিত করুনampলে ডিজাইন জেনারেশন সম্পূর্ণ।
- ইন্টেল কোয়ার্টাস প্রাইম প্রো সংস্করণ সফ্টওয়্যারে, ইন্টেল কোয়ার্টাস প্রাইম প্রকল্পটি খুলুনample_installation_dir>/example_design.qpf>।
- উপর প্রক্রিয়াকরণ মেনু, ক্লিক করুন সংকলন শুরু করুন.
- সফল সংকলনের পর, একটি .sof file আপনার নির্দিষ্ট ডিরেক্টরিতে উপলব্ধ।
হার্ডওয়্যার প্রাক্তন প্রোগ্রাম করতে এই পদক্ষেপগুলি অনুসরণ করুনampএফ-টাইল সহ ইন্টেল অ্যাজিলেক্স ডিভাইসে লে ডিজাইন:
ক হোস্ট কম্পিউটারে ডেভেলপমেন্ট কিট সংযুক্ত করুন।
খ. ঘড়ি নিয়ন্ত্রণ অ্যাপ্লিকেশন চালু করুন, যা উন্নয়ন কিটের অংশ। ডিজাইন প্রাক্তনের জন্য নতুন ফ্রিকোয়েন্সি সেট করুনample নিম্নলিখিত হিসাবে:
• NRZ মোডের জন্য:
— Si5391 (U18), OUT0: আপনার ডিজাইনের প্রয়োজন অনুসারে pll_ref_clk(3) এর মান সেট করুন।
• PAM মোডের জন্য:
— Si5391 (U45), OUT1: আপনার ডিজাইনের প্রয়োজন অনুসারে pll_ref_clk(3) এর মান সেট করুন।
— Si5391 (U19), OUT1: আপনার ডিজাইনের প্রয়োজন অনুসারে mac_pll_ref_clk(3) এর মান সেট করুন। গ. ক্লিক টুলস ➤ প্রোগ্রামার ➤ হার্ডওয়্যার সেটআপ।
d একটি প্রোগ্রামিং ডিভাইস নির্বাচন করুন। Intel Agilex I-Series Transceiver-SoC ডেভেলপমেন্ট কিট যোগ করুন।
e সেটা নিশ্চিত করুন মোড সেট করা হয় JTAG.
চ Intel Agilex I-Series ডিভাইসটি নির্বাচন করুন এবং ক্লিক করুন ডিভাইস যোগ করুন. প্রোগ্রামার আপনার বোর্ডে থাকা ডিভাইসগুলির মধ্যে সংযোগগুলির একটি চিত্র প্রদর্শন করে।
g জন্য বক্স চেক করুন.sof.
জ. মধ্যে বক্স চেক করুন প্রোগ্রাম/কনফিগার করুন কলাম
i ক্লিক শুরু করুন.
1.6। হার্ডওয়্যার ডিজাইন পরীক্ষা করা হচ্ছেample
আপনি এফ-টাইল কম্পাইল করার পরে ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি ডিজাইন প্রাক্তনample এবং আপনার ডিভাইস কনফিগার করুন, আপনি IP কোর এবং এর রেজিস্টার প্রোগ্রাম করতে সিস্টেম কনসোল ব্যবহার করতে পারেন।
সিস্টেম কনসোল আনতে এবং হার্ডওয়্যার ডিজাইন এক্স পরীক্ষা করতে এই পদক্ষেপগুলি অনুসরণ করুনampLe:
- CRC32, CRC24, এবং পরীক্ষকের জন্য কোন ত্রুটি নেই।
- প্রেরিত এসওপি এবং ইওপি প্রাপ্ত এসওপি এবং ইওপির সাথে মিলিত হওয়া উচিত।
নিম্নলিখিত এসample আউটপুট ইন্টারলেকেন মোডে একটি সফল পরীক্ষা চালানোর চিত্র তুলে ধরে:
নিম্নলিখিত এসample আউটপুট ইন্টারলেকেন লুকসাইড মোডে একটি সফল পরীক্ষা চালানোর চিত্র তুলে ধরে:
2. ডিজাইন এক্সampলে বর্ণনা
নকশা প্রাক্তনample ইন্টারলেকেন আইপি কোরের কার্যকারিতা প্রদর্শন করে।
2.1. ডিজাইন এক্সampলে উপাদান
প্রাক্তনample ডিজাইন সিস্টেম এবং পিএলএল রেফারেন্স ঘড়ি এবং প্রয়োজনীয় নকশা উপাদান সংযোগ করে। প্রাক্তনample ডিজাইন অভ্যন্তরীণ লুপব্যাক মোডে আইপি কোর কনফিগার করে এবং আইপি কোর TX ব্যবহারকারী ডেটা স্থানান্তর ইন্টারফেসে প্যাকেট তৈরি করে। আইপি কোর এই প্যাকেটগুলিকে ট্রান্সসিভারের মাধ্যমে অভ্যন্তরীণ লুপব্যাক পথে পাঠায়।
আইপি কোর রিসিভার লুপব্যাক পথে প্যাকেটগুলি গ্রহণ করার পরে, এটি ইন্টারলেকেন প্যাকেটগুলি প্রক্রিয়া করে এবং সেগুলিকে RX ব্যবহারকারী ডেটা স্থানান্তর ইন্টারফেসে প্রেরণ করে। প্রাক্তনampলে ডিজাইন চেক করে যে প্যাকেটগুলি প্রাপ্ত এবং প্রেরণ করা মিলেছে।
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি ডিজাইন প্রাক্তনample নিম্নলিখিত উপাদানগুলি অন্তর্ভুক্ত করে:
- এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোর
- প্যাকেট জেনারেটর এবং প্যাকেট চেকার
- এফ-টাইল রেফারেন্স এবং সিস্টেম পিএলএল ঘড়ি ইন্টেল এফপিজিএ আইপি কোর
2.2. ডিজাইন এক্সampলে ফ্লো
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি হার্ডওয়্যার ডিজাইন প্রাক্তনample নিম্নলিখিত পদক্ষেপগুলি সম্পন্ন করে:
- এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি এবং এফ-টাইল রিসেট করুন।
- ইন্টারলেকেন আইপি (সিস্টেম রিসেট) এবং F-টাইল TX (tile_tx_rst_n) এ রিসেটটি প্রকাশ করুন।
- অভ্যন্তরীণ লুপব্যাক মোডে এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কনফিগার করে।
- F-টাইল RX (tile_rx_rst_n) এর রিসেট প্রকাশ করুন।
- আইপি কোরের TX ব্যবহারকারী ডেটা স্থানান্তর ইন্টারফেসে পেলোডে পূর্বনির্ধারিত ডেটা সহ ইন্টারলেকেন প্যাকেটগুলির একটি স্ট্রীম পাঠায়।
- প্রাপ্ত প্যাকেট চেক করে এবং অবস্থা রিপোর্ট করে। প্যাকেট পরীক্ষক হার্ডওয়্যার নকশা অন্তর্ভুক্ত প্রাক্তনample নিম্নলিখিত মৌলিক প্যাকেট চেকিং ক্ষমতা প্রদান করে:
• প্রেরিত প্যাকেটের ক্রমটি সঠিক কিনা তা পরীক্ষা করুন।
• প্যাকেটের শুরু (এসওপি) এবং প্যাকেটের শেষের (ইওপি) গণনা উভয়ই নিশ্চিত করে প্রাপ্ত ডেটা প্রত্যাশিত মানগুলির সাথে মেলে কিনা তা পরীক্ষা করে যখন ডেটা প্রেরণ এবং গ্রহণ করা হচ্ছে।
*অন্যান্য নাম এবং ব্র্যান্ড অন্যদের সম্পত্তি হিসাবে দাবি করা যেতে পারে।
2.3। ইন্টারফেস সংকেত
সারণি 6. ডিজাইন এক্সampলে ইন্টারফেস সংকেত
2.4। ম্যাপ নিবন্ধন করুন
দ্রষ্টব্য:
- ডিজাইন প্রাক্তনample রেজিস্টার ঠিকানা 0x20** দিয়ে শুরু হয় যখন ইন্টারলেকেন আইপি কোর রেজিস্টার ঠিকানা 0x10** দিয়ে শুরু হয়।
- F-টাইল PHY রেজিস্টার ঠিকানা 0x30** দিয়ে শুরু হয় যখন F-টাইল FEC রেজিস্টার ঠিকানা 0x40** দিয়ে শুরু হয়। FEC রেজিস্টার শুধুমাত্র PAM4 মোডে উপলব্ধ।
- অ্যাক্সেস কোড: RO-রিড অনলি, এবং RW-পড়ুন/লিখুন।
- সিস্টেম কনসোল ডিজাইন প্রাক্তন পড়াample রেজিস্টার করে এবং স্ক্রিনে পরীক্ষার অবস্থা রিপোর্ট করে।
সারণি 7. ডিজাইন এক্সample নিবন্ধন মানচিত্র
সারণি 8. ডিজাইন এক্সampইন্টারলেকেন লুক-সাইড ডিজাইন এক্স-এর জন্য নিবন্ধন করুনample
আপনি ডিজাইন এক্স জেনারেট করার সময় এই নিবন্ধন মানচিত্র ব্যবহার করুনampইন্টারলেকেন লুক-সাইড মোড প্যারামিটার চালু করা আছে।
2.5. রিসেট করুন
এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি কোরে, আপনি রিসেট শুরু করেন (reset_n=0) এবং যতক্ষণ না আইপি কোর একটি রিসেট স্বীকৃতি (reset_ack_n=0) ফেরত না দেয় ততক্ষণ ধরে রাখুন। রিসেট মুছে ফেলার পর (reset_n=1), রিসেট স্বীকৃতি তার প্রাথমিক অবস্থায় ফিরে আসে (reset_ack_n=1)। ডিজাইনে প্রাক্তনample, একটি rst_ack_sticky রেজিস্টার রিসেট স্বীকারোক্তি ধারণ করে এবং তারপর রিসেট অপসারণকে ট্রিগার করে (reset_n=1)। আপনি বিকল্প পদ্ধতি ব্যবহার করতে পারেন যা আপনার ডিজাইনের প্রয়োজনের সাথে খাপ খায়।
গুরুত্বপূর্ণ: যেকোনো পরিস্থিতিতে যেখানে অভ্যন্তরীণ সিরিয়াল লুপব্যাক প্রয়োজন, আপনাকে অবশ্যই একটি নির্দিষ্ট ক্রমে F-টাইলের TX এবং RX আলাদাভাবে ছেড়ে দিতে হবে। আরও তথ্যের জন্য সিস্টেম কনসোল স্ক্রিপ্ট পড়ুন।
চিত্র 7. NRZ মোডে সিকোয়েন্স রিসেট করুন
চিত্র 8. PAM4 মোডে সিকোয়েন্স রিসেট করুন
3. এফ-টাইল ইন্টারলেকেন ইন্টেল এফপিজিএ আইপি ডিজাইন এক্সampলে ইউজার গাইড আর্কাইভস
যদি একটি আইপি কোর সংস্করণ তালিকাভুক্ত না হয়, তবে পূর্ববর্তী আইপি কোর সংস্করণের জন্য ব্যবহারকারীর নির্দেশিকা প্রযোজ্য।
4. F-Tile Interlaken Intel FPGA IP ডিজাইনের জন্য নথি সংশোধনের ইতিহাসampব্যবহারকারীর নির্দেশিকা
ইন্টেল কর্পোরেশন। সমস্ত অধিকার সংরক্ষিত. ইন্টেল, ইন্টেল লোগো এবং অন্যান্য ইন্টেল চিহ্নগুলি হল ইন্টেল কর্পোরেশন বা এর সহযোগী সংস্থাগুলির ট্রেডমার্ক৷ ইন্টেল তার এফপিজিএ এবং সেমিকন্ডাক্টর পণ্যগুলির কার্যক্ষমতাকে বর্তমানের জন্য ওয়ারেন্টি দেয়
ইন্টেলের স্ট্যান্ডার্ড ওয়ারেন্টি অনুসারে স্পেসিফিকেশন, কিন্তু নোটিশ ছাড়াই যেকোন সময় যেকোন পণ্য ও পরিষেবাতে পরিবর্তন করার অধিকার সংরক্ষণ করে। ইন্টেল লিখিতভাবে স্পষ্টভাবে সম্মত হওয়া ছাড়া এখানে বর্ণিত কোনো তথ্য, পণ্য বা পরিষেবার আবেদন বা ব্যবহারের ফলে উদ্ভূত কোনো দায়িত্ব বা দায়ভার গ্রহণ করে না। Intel গ্রাহকদের কোনো প্রকাশিত তথ্যের উপর নির্ভর করার আগে এবং পণ্য বা পরিষেবার জন্য অর্ডার দেওয়ার আগে ডিভাইসের স্পেসিফিকেশনের সর্বশেষ সংস্করণ পেতে পরামর্শ দেওয়া হয়।
এই ম্যানুয়াল সম্পর্কে আরও পড়ুন এবং PDF ডাউনলোড করুন:
দলিল/সম্পদ
![]() |
intel F-Tile Interlaken FPGA IPDesign Example [পিডিএফ] ব্যবহারকারীর নির্দেশিকা F-টাইল ইন্টারলেকেন FPGA IPDesign Example |